microbik.ru
1

Вопросы по курсу «Организация ЭВМ» для студентов вечернего отделения


  1. Введение

  2. Вычислительная машина и вычислительная система

  3. Архитектура и уровни детализации

  4. Концепция машины с хранимой в памяти программой

  5. Принцип двоичного кодирования. Принцип программного управления. Принцип однородности памяти. Принцип адресности

  6. Фон-неймановская архитектура

  7. Структуры вычислительных машин. Структуры вычислительных систем

  8. Архитектура системы команд. Классификация архитектур системы команд.

  9. Классификация по составу и сложности команд. Классификация по месту хранения операндов

  10. Типы и форматы операндов. Числовая информация. Числа в форме с фиксированной запятой. Упакованные целые числа. Десятичные числа

  11. Числа в форме с плавающей запятой. Упакованные числа с плавающей запятой

  12. Символьная информация. Логические данные. Строки

  13. Типы команд. Команды пересылки данных. Команды арифметической и логической обработки. SIMD-команды. Команды для работы со строками. Команды преобразования

  14. Команды ввода/вывода. Команды управления системой. Команды управления потоком команд

  15. Форматы команд. Длина команды

  16. Непосредственная адресация. Прямая адресация. Косвенная адресация. Регистровая адресация. Косвенная регистровая адресация.

  17. Относительная адресация. Базовая регистровая адресация. Индексная адресация. Страничная адресация. Блочная адресация

  18. Система операций

  19. Функциональная схема фон-неймановской ВМ

  20. Счетчик команд. Регистр команды. Указатель стека

  21. Регистр адреса памяти. Регистр данных памяти. Дешифратор кода операции

  22. Микропрограммный автомат. Арифметико-логическое устройство. Операционный блок. Регистры операндов. Регистр признаков. Аккумулятор

  23. Основная память

  24. Модуль ввода/вывода. Порты ввода и порты вывода

  25. Цикл команды. Этап выборки команды. Этап формирования адреса следующей команды

  26. Этап декодирования команды. Этап вычисления адресов операндов. Этап выборки операндов. Этап исполнения операции. Этап записи результата

  27. Машинный цикл с прерыванием

  28. Основные показатели вычислительных машин

  29. Организация шин

  30. Память. Характеристики систем памяти

  31. Иерархия запоминающих устройств

  32. Основная память. Блочная организация основной памяти. Расслоение памяти

  33. Организация микросхем памяти

  34. Последовательный режим. Конвейерный режим. Регистровый режим

  35. Страничный режим. Режим быстрого страничного доступа. Пакетный режим. Режим удвоенной скорости

  36. Функции центрального устройства управления

  37. Модель устройства управления

  38. Структура устройства управления

  39. Микропрограммный автомат с жесткой логикой

  40. Микропрограммный автомат с программируемой логикой

  41. Принцип управления по хранимой в памяти микропрограмме

  42. Операционные устройства вычислительных машин. Структуры операционных устройств

  43. Операционные устройства с жесткой структурой

  44. Операционные устройства с магистральной структурой

  45. Классификация операционных устройств с магистральной структурой

  46. Организация узла РОН магистрального операционного устройства. Организация операционного блока магистрального операционного устройства